日前,中國科學技術大學潘建偉院士團隊,基于超導量子處理器“祖沖之3.2號”,在量子糾錯方向上實現了“低于閾值,越糾越對”的重大進展,為量子計算機走向實用奠定了重要基礎。
2025年,中國科學技術大學基于107比特“祖沖之3.2號”量子處理器,提出并實現了全新的“全微波量子態泄漏抑制架構”。“祖沖之3.2號”處理器在單比特門、兩比特門的操縱精度以及讀取準確率方面的性能較前代處理器得以全方位提升。在性能提升的基礎上,科研團隊結合全微波量子態泄漏抑制架構,實現了碼距為7的表面碼邏輯比特,邏輯錯誤率隨碼距增加顯著下降,證明了系統已工作在糾錯閾值之下,成功實現了“越糾越對”的目標。
中國科學技術大學教授朱曉波介紹,這類似于很多人來投票,只有每個人的判斷都是準確的,投出來的票才是準確的,否則隨著投票人的增多,投出來的票反而更加不準確。因此讓每個人投票的準確度高于一個閾值,才能使團隊的優勢得以發揮,也就是隨著比特數目的增加,越糾越對。
據介紹,實現“低于閾值”的量子糾錯是全球量子計算領域長期追尋的核心目標,也是驗證量子計算系統能否從原型機走向實用化的關鍵里程碑之一。這一新的技術路線,也為未來構建百萬比特級量子計算機提供了一種更具優勢的解決方案。
![]()
▲左:隨著碼距增從3(橙色框內比特)增大到5(紅色框內比特)再到7(所有彩色標注比特),右:邏輯錯誤率指數下降(圖片來源:中國科學技術大學)
來源:中央廣播電視總臺
責任編輯:侯茜
特別聲明:以上內容(如有圖片或視頻亦包括在內)為自媒體平臺“網易號”用戶上傳并發布,本平臺僅提供信息存儲服務。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.