解鎖當今復雜SoC的設計
隨著半導體工藝節點不斷微縮、多芯片集成需求增長,以及對高性能低功耗芯片的要求日益嚴苛,SoC(系統級芯片)的設計和集成變得前所未有的復雜。下面四個SoC設計課程,將從不同的維度,向您詳細介紹如何使用Arteris 網絡-on-chip IP 和SoC集成軟件征服當今SoC的復雜性。
掃碼獲取視頻課
![]()
![]()
![]()
視頻內容概要
視頻1:IP-XACT in
SoC Development Automation
IP-XACT 的歷史及演化
IP-XACT 1685-2022標準對IP開發者和SoC開發者帶來的好處
IP-XACT 的TGI,以及基于IP-XACT 的SoC開發自動化
結合use case 分享基于IP-XACT 的SoC開發自動化的流程和方法學
視頻2:Magillem Connectivity
for SoC Integration Automation
介紹Arteris 的 Magillem Solution 如何應對現代SoC 集成面臨的挑戰,以及集成工具Magillem Connectivity 的核心功能和特性。
視頻3:軟硬件接口(HSI)描述語言
CSRSpec & SystemRDL
硬件和軟件接口在當今設計中的挑戰
CSRSpec的基本構建塊(包含CSRSpec的property和 objects)
CSRSpec 和 SystemRDL的對比
通過示例文件,展示CSRSpec的實際應用方式
視頻4:Arteris 軟硬件接口(HSL)工具
Magillem Registers
Magillem Registers是一款全面的軟硬件接口(HSI)自動化解決方案,旨在快速開發大型復雜的SoC設計。它提供了一種單一來源的真相方法,不僅針對傳統的寄存器管理需求,還解決當今大規模SoCde HW/SW集成挑戰,能夠快速且可擴展地實現自動化。
特別聲明:以上內容(如有圖片或視頻亦包括在內)為自媒體平臺“網易號”用戶上傳并發布,本平臺僅提供信息存儲服務。
Notice: The content above (including the pictures and videos if any) is uploaded and posted by a user of NetEase Hao, which is a social media platform and only provides information storage services.